EDA入门 本文参考分析整理总结了AMBA AXI and ACE Protocol Specification文档的AXI总线协议规范部分,错误之处欢迎指出 1: Introduction1.1 About the AXI protocolAMBA AXI协议支持高性能高频的系统设计,该协议拥有以下优点: 适合高带宽和低延迟的设计 不需要复杂的桥即可提供高频操作 可以满足多种组件的接口需求 适合高初始访问 2022-07-12 IC 总线 AXI IC 总线 AXI
AXI4.0 初步学习 参考资料手册 An introduction to AMBA AXI 一个介绍指南 该指南概述了与 AMBA AXI 相关的主要主题,包括不同通道和信号的使用和操作。当您通过阅读AMBA AXI 和 ACE 协议规范了解更多有关 AMBA AXI 的信息时,这些知识将很有用。您可以将您的知识付诸实践,以开发实现 AMBA AXI 协议的接口 AMBA AXI and ACE Protoco 2022-07-08 IC 总线 AXI IC 总线 AXI
petalinux常用命令 petalinux常用命令petalinux-package —boot —format BIN —fsbl zynq_fsbl.elf —fpga system.bit —u-boot100288083_p0 2022-07-05 IC fpga fpga xilinx IC linux
验证实战 参考链接 https://zhuanlan.zhihu.com/p/126498115 基础1需要注意的是根据状态机的输出是否与输入有关,可以分为下列两种状态机: Moore型:输出只与当前状态有关,与输入无关; Mealy型:输出不仅与当前状态有关,还与输入有关。 这两种状态机在电路实现上的区别如下图所示[1],当然对这种状态机的具体区别和转换等可以参考[1] Moore型状态机 Meal 2022-07-01 IC 理论知识 IC 数字电路 源码 code
ysyx 工作进度与重点 工作任务 6/27 阅读 IHI0022H 7/07 测试AXI过程中,发现了一个 致命问题: branch/jal/jalr时,若之前一个指令cache miss,则IDU生成jump时,curr_state为预测错误指令的issue状态,此时ready=0,导致pcu无法接收到jump的信号 解决办法:在pcu中对jump进行缓存 7.16 7.24增加mmio 修改内容: emu 2022-06-20 IC 理论知识 IC 数字电路 源码 code
ysyx讲座笔记 SoC或CPU参考架构图汇总: https://blog.csdn.net/qq_40500005/article/details/117880249 AGU(Address Generation Unit) LSU(Load Store Unit) Chisel 初步AXI4 连接 Chisel使用经验 Chisel开发环境 用Chisel 写个简单的模块: Adder 创建这个模块的 2022-06-18 IC ysyx ysyx 笔记 第三期
WSL2安装vivado WSL2安装vivado参考资料 官方文档:https://docs.microsoft.com/zh-cn/windows/wsl/install 官方基础命令:https://docs.microsoft.com/zh-cn/windows/wsl/basic-commands 高级配置设置:https://docs.microsoft.com/zh-cn/windows/wsl/wsl-co 2022-06-17 常用 linux wsl 常用 命令 linux wsl eda
AMBA2.0学习 1 AMBA总线概述系统总线简介 系统芯片中各个模块之间需要有接口来连接 总线作为子系统之间共享的通信链路 优点:低成本方便易用 缺点:会造成件能瓶颈 补充:AXI4.0提高了数据传输率(读信号写信号分为了5个channel) AMBA2.0Advanced Microcontroller Bus Architecture 片上总线的标准 定义了三种总线 AHB (Advanced 2022-06-15 IC 总线 AMBA IC 总线 AMBA ARM